飞利浦半导体
产品speci fi cation
四缓冲器/线路驱动器;三态
特点
宽电源电压范围从1.65至3.6 V
符合JEDEC标准:
JESD8-7 ( 1.65 1.95 V)
JESD8-5 ( 2.3 2.7 V )
JESD8B / JESD36 (2.7 3.6 V )
3.6 V宽容输入/输出
CMOS低功耗
直接接口与TTL电平(2.7 3.6 V )
掉电模式
闭锁性能超过250毫安
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C.
符号
t
PHL
/t
PLH
参数
传播延迟nA的输入输出NY
条件
V
CC
= 1.8 V ;
L
= 30 pF的;
L
= 1 k
V
CC
= 2.5 V ;
L
= 30 pF的;
L
= 500
V
CC
= 2.7 V ;
L
= 50 pF的;
L
= 500
V
CC
= 3.3 V ;
L
= 50 pF的;
L
= 500
C
I
C
PD
输入电容
每个缓冲区的功率耗散电容
V
CC
= 3.3 V ;注1和2
输出使能
输出禁用
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
描述
74ALVC125
该74ALVC125是一款高性能,低功耗,
低电压,硅栅CMOS器件和优越于最
先进的CMOS兼容TTL家庭。
在所有输入施密特触发器动作使电路
宽容的输入速度较慢的上升和下降时间。
该74ALVC125由四个非反相缓冲器/线
司机与3态输出。三态输出(纽约州)的
由输出使能输入( NOE )控制。一个高点
销NOE使输出呈现一个高阻抗
关断状态。
典型
2.4
1.7
2.0
1.8
3.5
27
5
ns
ns
ns
ns
单位
pF
pF
pF
2002年11月18日
2
飞利浦半导体
产品speci fi cation
四缓冲器/线路驱动器;三态
推荐工作条件
符号
V
CC
V
I
V
O
参数
电源电压
输入电压
输出电压
条件
0
V
CC
= 1.65 3.6 V ;使能模式0
V
CC
= 1.65 3.6 V ;禁止模式0
V
CC
= 0 V ;掉电模式
T
AMB
t
r
, t
f
工作环境温度
输入上升和下降时间
V
CC
= 1.65 2.7 V
V
CC
= 2.7 3.6 V
0
40
0
0
分钟。
1.65
74ALVC125
马克斯。
3.6
3.6
V
CC
3.6
3.6
+85
20
10
V
V
V
V
V
°C
单位
NS / V
NS / V
极限值
按照绝对最大额定值系统( IEC 60134 ) ;电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
参数
电源电压
输入二极管电流
输入电压
输出二极管电流
输出电压
V
O
& GT ; V
CC
或V
O
& LT ; 0
使能模式;注1和2
禁止模式
掉电模式;注意2
I
O
I
CC
, I
GND
T
英镑
P
合计
输出源或灌电流
V
CC
或GND电流
储存温度
功耗
SO封装
TSSOP封装
笔记
1.如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
2.当V
CC
= 0 V(掉电模式)时,输出电压可以是3.6伏在正常的操作。
上述70
°C
减免线性
8毫瓦/ K
60岁以上
°C
减免线性
5.5毫瓦/ K
500
500
mW
mW
V
O
= 0至V
CC
V
I
& LT ; 0
条件
0.5
0.5
0.5
0.5
65
分钟。
0.5
马克斯。
+4.6
50
+4.6
±50
V
CC
+ 0.5
+4.6
+4.6
±50
±100
+150
V
mA
V
mA
V
V
V
mA
mA
°C
单位
2002年11月18日
5
74ALVC125
四缓冲器/线路驱动器;三态
牧师02 - 2008年1月10日
产品数据表
1.概述
该74ALVC125是具有三态输出的四非反相缓冲器/线路驱动器。三态
输出( NY )由输出使能输入( NOE )控制。在NOE引脚上的
使输出呈现高阻关断状态。
2.特点
s
s
s
s
s
s
s
宽电源电压范围从1.65 V至3.6 V
3.6 V宽容输入/输出
CMOS低功耗
直接接口与TTL电平( 2.7 V至3.6 V )
掉电模式
闭锁性能超过250毫安
符合JEDEC标准:
x
JESD8-7 ( 1.65 V至1.95 V)
x
JESD8-5 ( 2.3 V至2.7 V )
x
JESD8B / JESD36 ( 2.7 V至3.6 V )
s
ESD保护:
x
HBM JESD22- A114E超过2000伏
x
MM JESD22 -A 115 - A超过200 V
3.订购信息
表1中。
订购信息
包
温度范围名称
74ALVC125D
40 °C
+85
°C
SO14
TSSOP14
描述
塑料小外形封装; 14线索;
体宽3.9毫米
塑料薄小外形封装; 14线索;
体宽4.4毫米
VERSION
SOT108-1
SOT402-1
SOT762-1
类型编号
74ALVC125PW
40 °C
+85
°C
74ALVC125BQ
40 °C
+85
°C
DHVQFN14塑料双列直插兼容非常热增强
薄型四方扁平的封装;没有线索; 14终端;
机身2.5
×
3
×
0.85 mm
恩智浦半导体
74ALVC125
四缓冲器/线路驱动器;三态
4.功能图
2
1
5
4
9
10
12
13
1A
1OE
2A
2OE
1Y
3
2
1
3
2Y
6
1
5
EN1
6
4
3A
3OE
4A
4OE
mna228
3Y
8
9
8
10
4Y
11
12
11
13
mna229
图1.逻辑符号
图2. IEC逻辑符号
nA
nY
诺埃
mna227
图3.逻辑图(一个缓冲区)
5.管脚信息
5.1钢钉
74ALVC125
1OE
2
3
4
5
6
7
GND
3Y
8
GND
(1)
1
1号航站楼
索引区
14 V
CC
13如图40E所示
12 4A
11 4Y
10 3Oe时
9
3A
74ALVC125
1OE
1A
1Y
2OE
2A
2Y
GND
1
2
3
4
5
6
7
001aah089
1A
14 V
CC
13如图40E所示
12 4A
11 4Y
10 3Oe时
9
8
3A
3Y
2Y
1Y
2OE
2A
001aah090
透明的顶视图
(1)模具基体是利用连接到该垫
导电芯片粘接材料。它不能被用作
电源引脚或输入。
图4.引脚CON组fi guration SO14和TSSOP14
74ALVC125_2
图5.引脚CON组fi guration DHVQFN14
NXP B.V. 2008保留所有权利。
产品数据表
牧师02 - 2008年1月10日
2 13
恩智浦半导体
74ALVC125
四缓冲器/线路驱动器;三态
5.2引脚说明
表2中。
符号
nA
nY
诺埃
V
CC
GND
引脚说明
针
2, 5, 9, 12
3, 6, 8, 11
1, 4, 10, 13
14
7
描述
数据输入
总线输出
输出使能(低电平有效)
电源电压
接地( 0 V )
6.功能描述
表3中。
输入
诺埃
L
L
H
[1]
H =高电压等级
L =低电压等级
X =无关
Z =高阻关断状态
功能表
[1]
产量
nA
L
H
X
nY
L
H
Z
7.极限值
表4 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
参数
电源电压
输入钳位电流
输入电压
输出钳位电流
输出电压
V
O
& GT ; V
CC
或V
O
& LT ; 0 V
输出高电平或者低电平状态
输出三态
掉电模式下,V
CC
= 0 V
I
O
I
CC
I
GND
T
英镑
P
合计
[1]
[2]
[3]
[2]
[1][2]
条件
V
I
& LT ; 0 V
[1]
民
0.5
50
0.5
-
0.5
0.5
0.5
-
-
100
65
最大
+4.6
-
+4.6
±50
V
CC
+ 0.5
+4.6
+4.6
±50
100
-
+150
500
单位
V
mA
V
mA
V
V
V
mA
mA
mA
°C
mW
输出电流
电源电流
地电流
储存温度
总功耗
V
O
= 0 V到V
CC
T
AMB
=
40 °C
+85
°C
[3]
-
如果输入电流额定值观察到的最小输入电压额定值可能会超过。
当V
CC
= 0 V(掉电模式)时,输出电压可以是3.6伏在正常的操作。
对于SO14封装: 70以上
°C
8毫瓦/ K线性降额。
对于TSSOP14封装: 60岁以上
°C
5.5毫瓦/ K线性降额。
对于DHVQFN20包: 60岁以上
°C
4.5毫瓦/ K线性降额。
NXP B.V. 2008保留所有权利。
74ALVC125_2
产品数据表
牧师02 - 2008年1月10日
3 13
74ALVC125
四缓冲器/线路驱动器;三态
牧师02 - 2008年1月10日
产品数据表
1.概述
该74ALVC125是具有三态输出的四非反相缓冲器/线路驱动器。三态
输出( NY )由输出使能输入( NOE )控制。在NOE引脚上的
使输出呈现高阻关断状态。
2.特点
s
s
s
s
s
s
s
宽电源电压范围从1.65 V至3.6 V
3.6 V宽容输入/输出
CMOS低功耗
直接接口与TTL电平( 2.7 V至3.6 V )
掉电模式
闭锁性能超过250毫安
符合JEDEC标准:
x
JESD8-7 ( 1.65 V至1.95 V)
x
JESD8-5 ( 2.3 V至2.7 V )
x
JESD8B / JESD36 ( 2.7 V至3.6 V )
s
ESD保护:
x
HBM JESD22- A114E超过2000伏
x
MM JESD22 -A 115 - A超过200 V
3.订购信息
表1中。
订购信息
包
温度范围名称
74ALVC125D
40 °C
+85
°C
SO14
TSSOP14
描述
塑料小外形封装; 14线索;
体宽3.9毫米
塑料薄小外形封装; 14线索;
体宽4.4毫米
VERSION
SOT108-1
SOT402-1
SOT762-1
类型编号
74ALVC125PW
40 °C
+85
°C
74ALVC125BQ
40 °C
+85
°C
DHVQFN14塑料双列直插兼容非常热增强
薄型四方扁平的封装;没有线索; 14终端;
机身2.5
×
3
×
0.85 mm
恩智浦半导体
74ALVC125
四缓冲器/线路驱动器;三态
4.功能图
2
1
5
4
9
10
12
13
1A
1OE
2A
2OE
1Y
3
2
1
3
2Y
6
1
5
EN1
6
4
3A
3OE
4A
4OE
mna228
3Y
8
9
8
10
4Y
11
12
11
13
mna229
图1.逻辑符号
图2. IEC逻辑符号
nA
nY
诺埃
mna227
图3.逻辑图(一个缓冲区)
5.管脚信息
5.1钢钉
74ALVC125
1OE
2
3
4
5
6
7
GND
3Y
8
GND
(1)
1
1号航站楼
索引区
14 V
CC
13如图40E所示
12 4A
11 4Y
10 3Oe时
9
3A
74ALVC125
1OE
1A
1Y
2OE
2A
2Y
GND
1
2
3
4
5
6
7
001aah089
1A
14 V
CC
13如图40E所示
12 4A
11 4Y
10 3Oe时
9
8
3A
3Y
2Y
1Y
2OE
2A
001aah090
透明的顶视图
(1)模具基体是利用连接到该垫
导电芯片粘接材料。它不能被用作
电源引脚或输入。
图4.引脚CON组fi guration SO14和TSSOP14
74ALVC125_2
图5.引脚CON组fi guration DHVQFN14
NXP B.V. 2008保留所有权利。
产品数据表
牧师02 - 2008年1月10日
2 13
恩智浦半导体
74ALVC125
四缓冲器/线路驱动器;三态
5.2引脚说明
表2中。
符号
nA
nY
诺埃
V
CC
GND
引脚说明
针
2, 5, 9, 12
3, 6, 8, 11
1, 4, 10, 13
14
7
描述
数据输入
总线输出
输出使能(低电平有效)
电源电压
接地( 0 V )
6.功能描述
表3中。
输入
诺埃
L
L
H
[1]
H =高电压等级
L =低电压等级
X =无关
Z =高阻关断状态
功能表
[1]
产量
nA
L
H
X
nY
L
H
Z
7.极限值
表4 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
参数
电源电压
输入钳位电流
输入电压
输出钳位电流
输出电压
V
O
& GT ; V
CC
或V
O
& LT ; 0 V
输出高电平或者低电平状态
输出三态
掉电模式下,V
CC
= 0 V
I
O
I
CC
I
GND
T
英镑
P
合计
[1]
[2]
[3]
[2]
[1][2]
条件
V
I
& LT ; 0 V
[1]
民
0.5
50
0.5
-
0.5
0.5
0.5
-
-
100
65
最大
+4.6
-
+4.6
±50
V
CC
+ 0.5
+4.6
+4.6
±50
100
-
+150
500
单位
V
mA
V
mA
V
V
V
mA
mA
mA
°C
mW
输出电流
电源电流
地电流
储存温度
总功耗
V
O
= 0 V到V
CC
T
AMB
=
40 °C
+85
°C
[3]
-
如果输入电流额定值观察到的最小输入电压额定值可能会超过。
当V
CC
= 0 V(掉电模式)时,输出电压可以是3.6伏在正常的操作。
对于SO14封装: 70以上
°C
8毫瓦/ K线性降额。
对于TSSOP14封装: 60岁以上
°C
5.5毫瓦/ K线性降额。
对于DHVQFN20包: 60岁以上
°C
4.5毫瓦/ K线性降额。
NXP B.V. 2008保留所有权利。
74ALVC125_2
产品数据表
牧师02 - 2008年1月10日
3 13
飞利浦半导体
产品speci fi cation
四缓冲器/线路驱动器;三态
特点
宽电源电压范围从1.65至3.6 V
符合JEDEC标准:
JESD8-7 ( 1.65 1.95 V)
JESD8-5 ( 2.3 2.7 V )
JESD8B / JESD36 (2.7 3.6 V )
3.6 V宽容输入/输出
CMOS低功耗
直接接口与TTL电平(2.7 3.6 V )
掉电模式
闭锁性能超过250毫安
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C.
符号
t
PHL
/t
PLH
参数
传播延迟nA的输入输出NY
条件
V
CC
= 1.8 V ;
L
= 30 pF的;
L
= 1 k
V
CC
= 2.5 V ;
L
= 30 pF的;
L
= 500
V
CC
= 2.7 V ;
L
= 50 pF的;
L
= 500
V
CC
= 3.3 V ;
L
= 50 pF的;
L
= 500
C
I
C
PD
输入电容
每个缓冲区的功率耗散电容
V
CC
= 3.3 V ;注1和2
输出使能
输出禁用
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
描述
74ALVC125
该74ALVC125是一款高性能,低功耗,
低电压,硅栅CMOS器件和优越于最
先进的CMOS兼容TTL家庭。
在所有输入施密特触发器动作使电路
宽容的输入速度较慢的上升和下降时间。
该74ALVC125由四个非反相缓冲器/线
司机与3态输出。三态输出(纽约州)的
由输出使能输入( NOE )控制。一个高点
销NOE使输出呈现一个高阻抗
关断状态。
典型
2.4
1.7
2.0
1.8
3.5
27
5
ns
ns
ns
ns
单位
pF
pF
pF
2002年11月18日
2
飞利浦半导体
产品speci fi cation
四缓冲器/线路驱动器;三态
推荐工作条件
符号
V
CC
V
I
V
O
参数
电源电压
输入电压
输出电压
条件
0
V
CC
= 1.65 3.6 V ;使能模式0
V
CC
= 1.65 3.6 V ;禁止模式0
V
CC
= 0 V ;掉电模式
T
AMB
t
r
, t
f
工作环境温度
输入上升和下降时间
V
CC
= 1.65 2.7 V
V
CC
= 2.7 3.6 V
0
40
0
0
分钟。
1.65
74ALVC125
马克斯。
3.6
3.6
V
CC
3.6
3.6
+85
20
10
V
V
V
V
V
°C
单位
NS / V
NS / V
极限值
按照绝对最大额定值系统( IEC 60134 ) ;电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
参数
电源电压
输入二极管电流
输入电压
输出二极管电流
输出电压
V
O
& GT ; V
CC
或V
O
& LT ; 0
使能模式;注1和2
禁止模式
掉电模式;注意2
I
O
I
CC
, I
GND
T
英镑
P
合计
输出源或灌电流
V
CC
或GND电流
储存温度
功耗
SO封装
TSSOP封装
笔记
1.如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
2.当V
CC
= 0 V(掉电模式)时,输出电压可以是3.6伏在正常的操作。
上述70
°C
减免线性
8毫瓦/ K
60岁以上
°C
减免线性
5.5毫瓦/ K
500
500
mW
mW
V
O
= 0至V
CC
V
I
& LT ; 0
条件
0.5
0.5
0.5
0.5
65
分钟。
0.5
马克斯。
+4.6
50
+4.6
±50
V
CC
+ 0.5
+4.6
+4.6
±50
±100
+150
V
mA
V
mA
V
V
V
mA
mA
°C
单位
2002年11月18日
5