X28VC256
256K
X28VC256
5伏,字节可变ê
2
舞会
描述
32K ×8位
特点
存取时间:为45nS
简单的字节和页式写
- 单5V电源
- 无需外部高电压或V
PP
控制
电路
- 自定时
写入前擦除不
无需复杂的编程算法
-No Overerase问题
低功耗CMOS :
-active : 80毫安
-Standby : 10毫安
软件数据保护
- 保护数据免受系统级
意外写入
高速页写能力
高度可靠的直写
CELL
-Endurance :100,000写周期
- 数据保存: 100年
写发现及早结束
威刚投票
- 切换位投票
该X28VC256是第二代高perfor-
曼斯CMOS 32K ×8 ê
2
舞会。它是用纤维制作
Xicor公司专有的,纹理聚浮栅技
术,提供了一个高度可靠的5伏仅非易失
内存。
该X28VC256支持128字节页写操作
化,有效地提供了24μs /字节写周期,
使整个存储器被典型地重写
小于0.8秒。该X28VC256还具有
数据
轮询和切换位投票,两种方法
提供写检测的提前结束。该X28VC256
还支持JEDEC标准的软件数据亲
为防止意外写入tection功能
在上电和断电。
耐力为X28VC256被指定为最小
每字节100,000次写周期和固有的数据
保留100年。
引脚配置
塑料DIP
CERDIP
扁平封装
SOIC
A14
A12
A7
A6
A5
A4
A3
A2
A1
A0
I/O0
I/O1
I/O2
VSS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
X28VC256
28
27
26
25
24
23
22
21
20
19
18
17
16
15
VCC
WE
A13
A8
A9
A11
OE
A10
CE
I/O7
I/O6
I/O5
I/04
I/O3
LCC
PLCC
VCC
A12
A14
A13
WE
NC
A7
TSOP
4
A6
A5
A4
A3
A2
A1
A0
NC
I/O0
5
6
7
8
9
10
11
12
X28VC256
3
2
1 32 31 30
29
28
27
26
25
24
23
22
A8
A9
A11
NC
OE
A10
CE
I/O7
I/O6
21
13
14 15 16 17 18 19 20
A2
A1
A0
I/O0
I/O1
I/O2
NC
VSS
NC
I/O3
I/O4
I/O5
I/O6
I/O7
CE
A10
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
X28VC256
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
A3
A4
A5
A6
A7
A12
A14
NC
VCC
NC
WE
A13
A8
A9
A11
OE
I/O1
I/O2
VSS
NC
I/O3
I/O4
I/O5
3869 FHD F02
3869 FHD F03
3869 ILL F22
Xicor公司,公司1991年, 1995年专利待定
3869-2.6 96年4月2日T4 / C4 / D0 NS
1
特性如有变更,恕不另行通知
X28VC256
设备操作
读
读出操作是由两个启动
OE
和
CE
低。
在读操作由或终止
CE
or
OE
返回高电平。这两个线路的控制结构消除
纳茨总线争用中的系统环境。数据
总线将处于高阻抗状态时,无论
OE
or
CE
为高。
写
写操作开始时两者
CE
和
WE
是
低,
OE
为HIGH 。该X28VC256支持一个
CE
和
WE
控制的写周期。也就是说,地址
由的下降沿锁存的任一
CE
or
WE ,
为准过去。类似地,数据被锁存
在内部通过的上升沿或者
CE
or
WE ,
以先到为准。字节写操作,一旦
启动时,会自动继续完成,典型
美云为3ms内。
页写操作
该X28VC256的页写入功能允许
整个存储要被写入通常0.8秒。
页写允许最多128个字节
数据将被连续写入到X28VC256
之前,在内部编程的开始
周期。主机可以从另一设备读取的数据
页写操作过程中系统(内变化
源地址),但在网页地址(A
7
通过
A
14
)对于每个后续有效的写周期的一部分
此操作过程中必须是相同的初始
页面地址。
页写模式,可以在任何写启动
操作。在最初的字节写周期,主机
可以写另外的1到一百二十
以同样的方式7字节的第一个字节是
写的。每个连续的字节装入周期,由开始
WE
由高到低的转变,必须在100μS内开始
前述的下降沿
WE 。
如果后续
WE
由高到低的转变是不是内检测
为100μs ,内部的自动编程周期将
开始。没有页面写入窗口的限制。
有效页写窗口是连接奈特雷宽,所以
只要主机继续内访问设备
为100μs的字节负载循环时间。
写操作状态位
该X28VC256为用户提供了两个写操作
状态位。这些可以被用来优化系统的写
周期时间。状态位被映射到I / O总线作为
在图1中示出。
图1.状态位分配
I / O
DP
TB
5
4
3
2
1
0
版权所有
切换位
数据轮询
3869 FHD F11
数据
投票( I / O
7
)
该X28VC256特点
数据
轮询的方法来
表示到主机系统,该字节写或页
写周期结束。
数据
投票允许一个简单的
位的测试操作,以确定的状态
X28VC256 ,无需额外的中断输入或
外部硬件。在内部编程
周期,任何尝试读取写入的最后一个字节将
产生数据的补上的I / O
7
(即,写
数据= 0XXX XXXX ,读取数据= 1XXX XXXX) 。一旦
编程周期完成后, I / O
7
将重新FL ECT真
数据。
切换位( I / O
6
)
该X28VC256还提供了另一种方法,用于阻止 -
挖掘时,内部写周期完成。中
内部编程周期I / O
6
将切换从
HIGH到LOW和低到高后续AT-
引诱读取设备。当内部循环是
完成这种切换将停止,该设备将
访问额外的读取和写入操作。
3
X28VC256
数据
轮询I / O
7
图2中。
数据
投票总线序列
LAST
写
WE
CE
OE
VIH
I/O7
高Z
VOL
An
An
An
An
An
An
An
3869 FHD F12
VOH
X28VC256
准备
A0–A14
网络连接gure 3 。
数据
投票软件流程
数据
轮询可以有效地减少一半的时间写
该X28VC256 。在图2中illus-的时序图
trates总线上的事件序列。软件
溢流图3图演示的一种方法
执行该例程。
写数据
写到
完成?
是的
最后保存数据
和地址
NO
请阅读最后
地址
IO7
比较?
是的
X28VC256
准备
NO
3869 FHD F13
4
X28VC256
切换位I / O
6
图4.切换位总线序列
LAST
写
WE
CE
OE
VOH
*
VOL
I/O6
高Z
*
X28VC256
准备
3869 FHD F14
* I / O6起止I / O6的状态会有所不同。
图5.切换位软件流
切换位可以消除软件管家
节省家务和提取的最后一个地址和数据
写入设备,以执行
数据
轮询。
这可以是特别有帮助的构成的阵列
多X28VC256回忆,常常是上调
过时。在图4中的时序图显示了
序列总线上的事件。软件流程
图5图说明轮询的方法
触发位。
上次写
是的
负载ACCUM
从ADDR
比较
ACCUM与
ADDR
比较
行?
是的
X28VC256
准备
NO
3869 FHD F15
5