64K
32K
16K
特点
X25643/45
X25323/25
X25163/65
描述
8K ×8位
4K ×8位
2K ×8位
可编程看门狗定时器& V
CC
监控电路W /串行ê
2
舞会
- 可编程看门狗定时器
VCC低于检测和复位断言
- 复位信号有效到Vcc = 1V
保存与块锁定关键数据
TM
保护
- 块锁
TM
保护0 , 1/4,1/2或全部
串行ê
2
PROM存储器阵列
在电路可编程ROM模式
电池寿命长,功耗低
—<50
A最大待机电流,在看门狗
—<1
A最大待机电流,看门狗关闭
写在-<5mA最大工作电流
—<400
在读A最大工作电流
1.8V至3.6V , 2.7V至5.5V和4.5V至5.5V电源
电源供电
2MHz的时钟速率
减少编程时间
-32字节页写模式
- 自定时写周期
-5ms写周期时间(典型值)
SPI模式( 0,0和放大器; 1,1 )
内置无意写保护
- 电源升/掉电保护电路
-Write使锁存器
-Write保护引脚
高可靠性
可用的软件包
-14引脚SOIC ( X2564X )
-14引脚TSSOP ( X2532X , X2516X )
-8引脚SOIC ( X2532X , X2516X )
框图
SI
SO
SCK
CS
数据
注册
命令
解码&
控制
逻辑
RESET
控制
X - 解码
逻辑
这些器件结合了三种常用的功能, Watch-
看门狗定时器,电源电压监控和串行
E
2
PROM存储器在一个封装中。这种组合低
ERS系统成本,减少电路板空间要求,并
提高了可靠性。
看门狗定时器提供了一个独立的保护
机制的微控制器。在系统故障期间,
该设备将与RESET / RESET信号作出反应
后一个可选择的超时间隔。用户选择
间隔从三个预设值。一旦选择,
时间不会改变,甚至重新上电后。
用户的系统免受低电压条件
系统蒸发散的器件的低的Vcc检测电路。当
的Vcc低于最小Vcc的跳变点,所述系统是
复位。 RESET / RESET是断言,直到Vcc的返回
正确的操作水平和稳定。
所述装置的存储器部分是CMOS串行
E
2
PROM阵列Xicor公司块锁
TM
保护。该
阵列内部组织为x 8的设备有
串行外设接口(SPI)和软件协议
允许在一个简单的四线总线操作。
该器件利用Xicor公司专有的直接写入
TM
细胞,
提供的每10万次的最低耐力
部门和100年的最小数据保持。
PAGE解码逻辑
32
串行
E
2
舞会
ARRAY
8
RESET / RESET
状态
注册
V
CC
低
电压
SENSE
看门狗
定时器
WP
编程,
块锁定&
ICP ROM控制
高
电压
控制
特性如有变更,恕不另行通知
7036 FRM 01
Xicor公司,公司1994年, 1995年, 1996年专利待定
7049 -1.0 97年6月20日T0 / C0 / D0 SH
1
X25643/45
X25323/25
X25163/65
引脚说明
串行输出( SO )
SO是推/拉串行数据输出管脚。在读
周期,数据被移出该引脚。数据逐个通过
串行时钟的下降沿。
串行输入( SI )
SI是一个串行数据输入管脚。所有的操作码,字节地址,
和数据要被写入到存储器被输入该引脚上。
数据由串行时钟的上升沿锁存。
串行时钟( SCK )
串行时钟控制数据的串行总线的定时
输入和输出。操作码,地址或数据存在于
SI引脚被锁止在时钟输入的上升沿,
而在下降沿后的SO引脚电平变化数据
时钟输入。
片选( CS )
当CS为高电平时,取消选择器件和SO
输出引脚为高阻抗,除非非易失性
写周期正在进行中,该设备将处于待机
功率模式。 CS低使该设备,将其放置在
有源功率模式。但是应当注意的是,后
上电时,一个高电平到低电平的跳变CS是必需的
之前的任何操作的开始。
写保护( WP )
当WP为低电平和非易失性位WPEN为“1” ,
非易失性写入设备的状态寄存器
禁用,但另有部分功能正常。当
WP保持高电平,所有的功能,包括非易失性写入
状态寄存器正常工作。如果一个内部
状态寄存器写周期已经开始,
WP变低而WPEN是“1 ”,将没有影响
这个写。随后尝试写入到状态
在这些条件下,注册将被禁用。
WP引脚功能被阻断时,在WPEN位
状态寄存器是“0”。这允许用户在安装
设备与WP引脚的系统接地,并且仍然能够
编程状态寄存器。 WP引脚功能将
当WPEN位被设置为“1”来实现。
复位( RESET / RESET )
RESET / RESET是一个活跃的低/高,开漏输出
把它变为有效时的Vcc下降的微型以下
妈妈Vcc的层次感。它将保持活动状态,直到VCC上升
上面的最小VCC检测电平为200毫秒。 RESET /
RESET也会去积极的,如果看门狗定时器
启用和CS保持为高电平或低电平时间比
可选择的看门狗超时周期。下降沿
CS将复位看门狗定时器。
2
引脚配置
14引脚SOIC
NC
CS
CS
0.345 “ SO
WP
VSS
NC
1
2
3
4
5
6
7
0.244”
8引脚SOIC
CS
SO
0.197 “ WP
VSS
1
8
V CC
RESET / RESET
SCK
SI
X25643/45
14
13
12
11
10
9
8
NC
V CC
V CC
RESET / RESET
SCK
SI
NC
不按比例
2
X25323/25
7
X25163/65
3
6
4
0.244”
5
14引脚TSSOP
CS
SO
NC
0.200 “NC
NC
WP
VSS
1
2
14
13
V CC
RESET / RESET
NC
NC
NC
SCK
SI
7036 FRM 02
3
X25323/25
12
4
X25163/65
11
5
6
7
0.177”
10
9
8
引脚名称
符号
CS
SO
SI
SCK
WP
V
SS
V
CC
RESET / RESET
描述
片选输入
串行输出
串行输入
串行时钟输入
程序保护输入
地
电源电压
复位输出
7036 FRM T01
X25643/45
X25323/25
X25163/65
操作原理
该设备被设计为与同步直接接口
许多民粹的异步的串行外设接口(SPI)
拉尔微控制器系列。
该设备监视总线并声称RESET / RESET
如果在用户可编程的无车活动的输出
超时周期或电源电压下降到低于预先设定的
最小V
旅
。该器件包含一个8位指令
注册。它是通过SI输入访问,以数据为
在SCK时钟信号的上升沿。 CS必须为低电平
在整个操作过程。
所有指令
(表
1)时,地址和数据在传输
ferred MSB科幻RST 。在SI线数据输入锁存的
科幻SCK的第一个上升沿之后CS变低。数据输出
由SCK的下降沿提上了SO行。 SCK为
静态的,从而允许用户停止时钟,然后启动它
那里离开再次恢复运营。
写使能锁存
该器件包含一个写使能锁存器。该锁存器必须
写操作开始之前进行设置。在雷恩
指令将设置锁存器和WRDI指令
复位锁存器(图3)。该锁存器自动复位
在上电状态,完成了之后,
有效的写周期。
状态寄存器
RDSR指令提供了对稳压状态
存器。状态寄存器可以随时读取,甚至
在写周期。状态寄存器的格式为
如下所示:
7
6
5
4
3
BL1
写在制品( WIP )位是易失性,只读位
和指示该设备是否忙于内部
非易失性写入操作。 WIP位是使用读
RDSR指令。当设置为“1” ,非易失性写入
操作正在进行中。当设置为“0”时,没有写在
进展情况。
写使能锁存器( WEL )位表示的状态
写使能锁存器。当WEL = 1时,锁存器被置
高当WEL = 0的锁存器复位低。该WEL
位是一种挥发性,只读位。它可以通过WREN设置
指令,并且可以由WRDS指令来复位。
块锁定位, BL0和BL1 ,设置块的水平
LOCK
TM
保护。这些非易失位是亲
编程使用WRSR指令,并允许用户
为了保护四分之一,二分之一,全或无的
E
2
PROM阵列。该阵列的任何部分是块锁
受保护的,可以读,但不能写。它会保持亲
tected直到BL位被改变,以禁用锁块
保护该部分的存储器的..
状态
注册
位
BL1 BL0
0
0
1
1
0
1
0
1
数组地址保护
X2564x
无
X2532x
无
X2516x
无
$ 1800- $ 1FFF $ 0C00- $ 0FFF $ 0600- $ 07FF
$1000–$1FFF $0800–$0FFF $0400–$07FF
$0000–$1FFF $0000–$0FFF $0000–$07FF
7036 FRM T03
2
BL0
1
WEL
0
WIP
7036 FRM T02
WPEN FLB
WD1 WD0
表1.指令集
指令名称
雷恩
SFLB
WRDI / RFLB
RSDR
WRSR
读
写
指令格式*
0000 0110
0000 0000
0000 0100
0000 0101
0000 0001
0000 0011
0000 0010
手术
将写使能锁存器(允许写操作)
将标志位
复位写使能锁存器/复位标志位
读状态寄存器
写状态寄存器(看门狗, BlockLock , WPEN &标志位)
读存储器阵列的数据开始在选定的地址
将数据写入到存储阵列在选定的地址开始
7036 FRM T04
*说明显示MSB在最左边的位置。指令传输MSB连接RST 。
3
X25643/45
X25323/25
X25163/65
看门狗定时器位, WD0和WD1 ,选择
看门狗超时周期。这些非易失位
编程WRSR指令。
状态寄存器位
WD1
0
0
1
1
WD0
0
1
0
1
看门狗超时
(典型值)
1.4秒
600毫秒
200毫秒
残
7036 FRM T05
送,在所选择的存储在存储器中的数据
地址移出SO线。存储在数据
存储器在接下来的地址可以通过顺序地读取
继续提供时钟脉冲。地址是自动
matically递增到下一个更高的地址后
数据的每个字节被移出。当最高地址
到达时,地址计数器翻转到地址
0000美元允许读周期持续不知疲倦音响奈特雷。
读操作是通过拉高CS结束。参考
在阅读电子
2
PROM的阵列序列(图1)。
读状态寄存器, CS线是连接RST拉低
选择器件随后的8位RDSR指令
化。后RDSR操作码发送的内容
状态寄存器移出SO线。请参阅
在读状态寄存器序列(图2)。
写序
之前的任何企图将数据写入到所述装置中,所述
“写使能”锁存( WEL )必须连接应首先通过发行集
WREN指令(图3 ) 。 CS是网络首先被拉低,
那么WREN指令被发送到器件。
毕竟8位指令的发送, CS
然后必须采取高。如果用户继续写
操作时没有拉高CS发出后,
WREN指令,写操作将被忽略。
要将数据写入到E
2
PROM存储器阵列中,用户然后
发出写指令,然后由16位
地址,然后将数据写入。任何未使用
地址位是特定网络连接编为“ 0” 。在写操作
最小化需要32个时钟周期。 CS必须低,
保持较低的操作的持续时间。如果该地址
计数器到达一个页面,并在时钟的端contin-
的UE ,计数器将回滚到的的第一个网络地址
页面和覆盖可能已经previ-任何数据
ously写的。
只读标志位显示挥发性锁存器的状态
可设置和复位通过使用SFLB系统
和RFLB说明。该标志位将自动复位
上电时。
非易失性WPEN位使用已编程的
WRSR指令。该位配合工作的
WP引脚提供可编程硬件写保护
化(表2) 。当WP为低电平且WPEN位是亲
编程HIGH ,所有的状态寄存器写操作
禁用。
在电路可编程ROM模式
这种机制可以保护块锁定和看门狗
位从疏忽造成损坏。它可以用于为按照
形成由硬件的电路内置可编程ROM功能
接线WP引脚接地,写作和块锁定
该阵列的所需部分是ROM,然后亲
编程的WPEN有点高。
阅读顺序
从E读数据时
2
PROM存储器阵列中, CS为
科幻RST拉低来选择该设备。 8位读
指令被发送到设备,其次是16
位地址。读取的操作码和地址后,
表2块保护基
状态
注册
WEL
0
1
1
1
状态
注册
WPEN
X
1
0
X
设备
针
WP #
X
0
X
1
块
保护
块
保护
保护
保护
保护
块
无保护
块
保护
可写
可写
可写
状态
注册
WPEN , BL0 , BL1
WD0 , WD1 , BITS
保护
保护
可写
可写
7036 FRM T06
4